下午SiRF筆經$SiRF$
面試筆試1.56W
今天把rp消耗到其他地方上了,繼續寫筆經攢rp。。。
申的是IC design
1。 什麼是數字電路中的競爭與冒險,並舉例説明怎樣消除他們?
2。 簡述latch和flip-flop的區別,rtl級描述中latch是如何產生的?
3。 簡述模擬電路中負反饋的種類及其優點。
4。 簡述IC設計從前端到後端的流程和相應的EDA工具。
5。 多時鐘域設計中,如何處理跨時鐘域信號?
6。 如下圖所示電路,1)假設存在positive clock skew為1ns,該電路能
運行的最高頻率是多少?2)該電路能容忍最大的positive clock skew
是多少?3)該電路能容忍最大的negative clock skew是多少?
NOTE: a)positive clock skew, DFF2上的clock比DFF1上的來得晚
b)negative clock skew, DFF2上的clock比DFF1上的來得早
Tsetup=1ns, Thold=1ns, Tcq=1ns
┌──┐
┌────────────┤3ns │←───┬──────────────┐
↓ └──┘ ↓ │
┌──┐ ┌───┐ ┌──┐ ┌──┐ ┌──┐ ┌───┐│
│1ns ├─→│D Q│─┬→│1ns ├─→│2ns ├─→│1ns ├─→│D Q├┘
└──┘ │ │ │ └──┘ └──┘ └──┘ │ │
↑ │ │ │ ┌──┐ ┌──┐ ↑ │ │
│ ┌─→│>clk │ └→│4ns ├─→│3ns ├───┘ ┌─→│>clk │
│ │ └───┘ └┬─┘ └──┘ │ └───┘
│ │ DFF1 │ │ DFF2
└─┼───────────┘ │
├─────────────────────────┘
│
clk
7。 鎖存器比寄存器省面積,那為什麼在IC設計中通常使用寄存器?
8。 time-based,event-based和cycle-based仿真器分別指什麼?舉幾個例子
9。 當在電路中使用clock gate的時候需要注意什麼?
10 下面哪種寫法會產生latch?為什麼?
a) always@ (b or d
begin
case(d) //synopsys full_case
2b00: a = b>>1;
2b11: c = b>>1;
endcase
end
b) always@ (b or d)
begin
a = b;
c = b;
case(d)
2b00: a = b>>1;
2b11: c = b>>1;
endcase
end
c) always@ (b or d)
case(d)
2b00: a = b>>1;
2b11: c = b>>1;
default:
begin
a = b;
c = b;
end
endcase
申的是IC design
1。 什麼是數字電路中的競爭與冒險,並舉例説明怎樣消除他們?
2。 簡述latch和flip-flop的區別,rtl級描述中latch是如何產生的?
3。 簡述模擬電路中負反饋的種類及其優點。
4。 簡述IC設計從前端到後端的流程和相應的EDA工具。
5。 多時鐘域設計中,如何處理跨時鐘域信號?
6。 如下圖所示電路,1)假設存在positive clock skew為1ns,該電路能
運行的最高頻率是多少?2)該電路能容忍最大的positive clock skew
是多少?3)該電路能容忍最大的negative clock skew是多少?
NOTE: a)positive clock skew, DFF2上的clock比DFF1上的來得晚
b)negative clock skew, DFF2上的clock比DFF1上的來得早
Tsetup=1ns, Thold=1ns, Tcq=1ns
┌──┐
┌────────────┤3ns │←───┬──────────────┐
↓ └──┘ ↓ │
┌──┐ ┌───┐ ┌──┐ ┌──┐ ┌──┐ ┌───┐│
│1ns ├─→│D Q│─┬→│1ns ├─→│2ns ├─→│1ns ├─→│D Q├┘
└──┘ │ │ │ └──┘ └──┘ └──┘ │ │
↑ │ │ │ ┌──┐ ┌──┐ ↑ │ │
│ ┌─→│>clk │ └→│4ns ├─→│3ns ├───┘ ┌─→│>clk │
│ │ └───┘ └┬─┘ └──┘ │ └───┘
│ │ DFF1 │ │ DFF2
└─┼───────────┘ │
├─────────────────────────┘
│
clk
7。 鎖存器比寄存器省面積,那為什麼在IC設計中通常使用寄存器?
8。 time-based,event-based和cycle-based仿真器分別指什麼?舉幾個例子
9。 當在電路中使用clock gate的時候需要注意什麼?
10 下面哪種寫法會產生latch?為什麼?
a) always@ (b or d
begin
case(d) //synopsys full_case
2b00: a = b>>1;
2b11: c = b>>1;
endcase
end
b) always@ (b or d)
begin
a = b;
c = b;
case(d)
2b00: a = b>>1;
2b11: c = b>>1;
endcase
end
c) always@ (b or d)
case(d)
2b00: a = b>>1;
2b11: c = b>>1;
default:
begin
a = b;
c = b;
end
endcase
-
2006百度筆試題
一、選擇題:15分共10題1.一個含有n個頂點和e條邊的簡單無向圖,在其鄰接矩陣存儲結構中共有____個零元素。A.eB.2eC.n2-eD.n2-2e2.____是面向對象程序設計語言中的一種機制。這種機制實現了方法的定義與具體的對象無關,而對方法的調用則可以關聯於具體的對象。A.繼承(Inh...
-
交通銀行筆經(北京大學)
數字部分:重點是做例題的時候,不要做完就完了,要對圖表進行進一步的分析。比如説今天的折線圖,一條線表示總產量,另一條表示其中一種產品的產量,那麼我們要做的就是在草稿紙上算出另外一種產品的產量。其他類似。因為例題中的圖表在後面會再次出現,這樣做能夠節省很多...
-
筆試應對技巧大集合
筆試是一種常用考核辦法,目的是考核應聘人員的文字能力,知識面和綜合分析事物的能力。它通常用於一些專業技術要求很強和對錄用人員素質要求很高的單位,如一些涉外部門、技術要求很高的專業公司雙及國家機關選聘公務員等。(一)常見的筆試種類目前常見的筆試種類:1...
-
筆試浪潮軟件研發
下午2點開始筆試的,先填寫了一份浪潮的職位申請表,很多與我簡歷中的內容都重複,所以填寫的有些不耐煩,後面幾項還有點意思。是否可以外駐:可以是否服從崗位分配:否期望月薪:3000在進考場之前,跟門外幾個一起來考試的談了一會兒,據説浪潮給應屆本科生的待遇是月薪1500,感...
相關文章
- 英文簡歷樣本-ASSISTANT PERSONNEL OFFICER
- 凹凸電子筆試題目(Linux Software Engineer)
- 學生英文演講稿Discover Yourself
- 常見的外企英語面試題 Difficult work situation……
- 英文簡歷(人力資源總監)DIRECTOR OF HUMAN RESOURCES
- 勵志英語文章:The prime condition great secrets of success
- 英文簡歷(人事助理)ASSISTANT PERSONNEL OFFICER
- 英文求職信-Logistics - Assistant Logistics Supervisor
- 英語名句 The first step is as good as half over 等
- 優秀簡歷的六個祕訣Six Keys to Writing Powerful Resumes